呼叫处理机(Call Processor,CLP)
目录 |
呼叫处理机是指装在呼叫处理机架(TSCPF)中的处理机在功能上的称法。它是处理机子系统的一部分,具有监视和控制NEAX61E交换网络的功能。每个双份的CLP控制一个交换网络。
呼叫处理机模块功能框图如图所示。它由下列几种硬件功能块组成:
①中央控制器(CC)。
②主存储器(MM)。
③公用存储器适配器(CMADP)。
④系统总线处理器(SBP)。
⑤话路接口(SPl)。
⑥系统服务处理器(SSP)。
中央控制器由下列部件组成:双份的中央处理器(CPU)、总线变换器(BSC)和互助交叉控制器(MXC)。CPU内的2个CPU互相同步地同时执行功能,但只有主用的CPU有信号输出,CPU从MM中读出程序然后将指令译码,并执行这些功能。它控制对MM和CM发送数据和接收数据。它也发送从SSP、SBP和SPI来的对MM的请求,去控制和更改存储器地址、控制时钟、寄存转移变化和检测错误。CPU的运算和逻辑操作以字方式进行。每个指令包括一个32比特的字,这32个比特包含有一个功能指令和一个地址指令。CPU完成的功能有如下8个:
①运算器(ALU):进行算术和逻辑运算。
②控制存储器(CS):用于存储CPU微程序。
③故障定时器(TF):用于监视CPU操作。
④触发器组(FFG);十六个通用寄存器和其它特殊用途的触发器,供处理过程中使用。
⑤与固件开发工具相配合的接口及端口。
⑥序列发生器(SEQ)。
⑦存储器总线优先控制。
⑧捕捉控制。
BSC在CPM内的中央总线和存储器总线之间转换协议,以及完成其它功能。我们将BSC的主要功能说明如下:
①总线的协议变换。
②中央总线和存储器总线上的优先权控制。
③总线监视(超时)。
④程序转移的追踪。
(3)互助交叉控制器(MXC)MXC在CPM以双机方式工作时控制配对的存储器存取和产生时钟定时。
MM用于存储呼叫处理程序和数据,使用256kbit/片的MOS动态RAM组装,每块板可存储l兆字,每字有32比特+7比特检验码。最多有6块MM板,所以最大容量是6兆字。
系统总线处理器包含一个系统总线适配器和一个通路处理机。总线适配器作为系统总线的接口,而通路处理机负责接收CPU来的命令,并控制系统总线传送数据。当SBP收到来自有关CPU数据转移命令时,就通过系统总线完成CPM之间的数据转移。而存储器间的数据转移靠存储器直接存取来执行。
话路接口含有一个话路适配器和一个通路处理机。话路适配器是话路总线的接口,通路处理机控制在呼叫处理机和话路控制器内的总线接口单元(BIU)之间转移控制信息和监视检测故障。
中央控制器(CC)经SPI送出的命令有:
①用户中继架命令,经SHW送到应用子系统的LOC、DTIC或SVTC,用于控制终端电路和数字线路接线器等。
②接线器存储器控制命令,送到TSM和SSM,用于控制时分接线器、空分接线器和数字衰减器。
③信号接收器和分配器队列命令。CC每16ms送出该命令一次,用于控制从SPC中的一般队列(呼叫检测队列和接收器队列的总称)中读出数据。
④维护扫描器命令。每一秒钟送出该命令一次,用于控制从SPC的维护扫描器和在队列中读出数据,以检查是否有故障。
⑤维护信号分配命令,送至SPC用于建立话路配置的数据。
系统服务处理器接至多处理机控制器(MPC),而多处理机控制器又与主控台(MCSL)相接。主控台是控制和管理CPM的人机接口。可见SSP作为CPU与多处理机控制器间的接口,它提供系统状态显示,也使操作人员通过MCSL控制CPM。系统服务处理器内还含有一个紧急动作EMA电路。该电路定期发生呼叫,检验系统的正常操作以监视系统。
公用存储器适配器为CPM与公用存储器间提供一个接口,使得CPU能对公用存储器进行存取。该接口与双份的公用存储器接口模块(CMIM)相连,再由存储器接口模块接至公用存储器模块(CMM)。